CPU에서 전력을 먹는 명령 디코더 Nehalem 마이크로 아키텍처는, Intel의 향후 CPU의 발전 방향성이 간파된다. 그것은 프로그램 속의 핫 코드, 즉, 자주 실행되는 부분만을 병목을 피해서, CPU에 보다 깊은 캐시해서, 실행을 고속화하는 방향이다. 실제, Nehalem 마이크로 아키텍처를 보면, 실질적인 캐쉬인 루프 스트림의 버퍼 등이 CPU의 실행엔진에 보다 가까운 곳에 배치되어, 매우 계층화 된 캐시 구조로 되어있는 것을 알 수 있다. 그리고, 이것은 x86 CPU의 경우, 자연적인 진화의 흐름 이기도 하다. x86 CPU의 경우 최대의 짐은 명령 디코더(Instruction Decoder)다. 가변 길이에 명령 형식이 복잡한 x86 명령어 페치부터 디코드까지는, 처리가 어려워 로직이 복잡..