Xeon Phi 20

[분석정보] 인텔은 기계학습에서 패권을 잡는가?

Xeon Phi. 오른쪽은 Omni-Path 지원하지 않는 모델 인텔 재팬은 14일, HPC (High Performance Computing) 사업에 관한 기자를 위한 라운드 테이블을 실시했다. 올해 (2016년) 6월에 발표한 Xeon Phi를 중심으로 Intel의 기계학습 (머신러닝)에 관한 향후의 대처나 도입 메리트 등을 설명하는 내용이 되어, Intel 본사에서 HPC 사업에 종사하고 있는 휴고 살레 씨를 불러 개최되었다. 또, 이날 오후 13시 ~ 18시까지 도쿄 아키하바라의 아키하바라 UDX 세미나 실에서 "인텔 HPC 및 기계 학습 세미나"라는 세미나가 개최되고 있으며, 도쿄 대학 정보 기반 센터 장 나카무라 히로시 씨의 세션과 파트너 기업들의 강연 등이 진행되고 있다. 16GB의 내장 메..

[분석정보] 호모지니어스 구성이 가능한 신생 Xeon Phi 나이츠 랜딩의 강함

긴 도움 닫기를 거쳐 마침내 정식 발표된 Knights Landing Intel은 매니코어 프로세서 "Xeon Phi"의 신제품 "Knights Landing (나이츠 랜딩 : KNL)"을 공식적으로 출시했다. 1칩에 최대 72를 코어를 탑재, 각 코어가 512-bit 폭의 벡터 유닛을 2기 갖춰, 32-bit 단 정밀도 부동 소수점 연산에서 6TFLOPS 이상 성능의 CPU이다. 발표의 장은 6월 후반에 독일에서 개최된 "ISC (International Supercomputing Conference) 2016". Intel은 Knights Landing 기술 개요를 지금까지 단계적으로 공개했으며, 일부 얼리 고객에게는 제품을 제공했다. 그러나 제품으로의 정식 발표나 다양한 고객을 위한 발매는 행하고 ..

[제품정보] 후지쯔 Xeon Phi 프로세서을 탑재한 HPC용 x86서버 PRIMERGY CX600 M1을 발표

FUJITSU Server PRIMERGY CX600 M1 후지쯔 주식회사는 21일 기존 대비 약 2.5배의 성능을 제공하는 최신 Intel 제 CPU "Xeon Phi 프로세서 제품군"을 탑재한 고성능 컴퓨팅 (HPC) 분야용 x86 서버 "FUJITSU Server PRIMERGY CX600 M1 ( 이하, PRIMERGY CX600 M1)"을 9월부터 전 세계적으로 판매 개시한다고 발표했다. Xeon Phi 프로세서는, 기존 제품 "Xeon Phi 코 프로세서"의 후계가 되는 프로세서. 기존 제품은 Xeon 프로세서에 PCI Express를 통해 연결하고, 코 프로세서로 동작하지만, 신제품인 Xeon Phi 프로세서는 Xeon 프로세서와 마찬가지로 독립적으로 동작하는 CPU가된다. 1CPU 당 최대..

[분석정보] 인텔 HPC 시스템 Scalable System Framework 소개

2015년 12월 10일부터 11일 이틀간 Intel의 일본 법인인 인텔 (이하 Intel)은 도쿄 도내에서 " 인텔 소프트웨어 컨퍼런스 도쿄 "라는 개발자 이벤트를 개최한다. 이 이벤트의 테마가 되는 것은 이른바 High Performance Computing (이하 HPC) 분야를 위한 소프트웨어 개발이다. Hugo Saleh 씨 (Director of Marketing ..

[분석정보] 매니코어 프로세서로 손바닥 슈퍼 컴퓨터를 실현

빅 데이터를 바꾼다! 제온 파이 탑재 서버의 가능성 최대 520 쓰레드를 1U 실현하는 빅 데이터 서버 전회 설명한 것은 "더 큰 용량, 더 빨리"요구 사항을 충족하는 데이터 센터의 중요성이다. (전회 설명이 이런 변화의 흐름에 대해서 약간 설명한거라.. 크게 뭔가?? 는 없습니다.) 스마트 장치와 소셜 미디어의 보급 클라우드에 데이터 집약화, 다양한 데이터를 비즈니스에 적극적으로 활용하는 빅 데이터의 부상 등 현재 일어나고 있는 모든 트렌드가 데이터 양의 폭발적인 증가를 유발하고 있다. 또한 데이터가 방대하게 되어 가는 것은 데이터 용량뿐만 아니라, 자연스래 처리 능력이 필요하다는 것이다. 즉, 앞으로의 데이터 센터는 지금까지에 비해 현격한 차이의 용량과 처리 능력을 가진 "하이퍼 스케일 확장성"이 필..

[분석정보] 4만 8000개의 제온파이로 중국 톈허2 세계에서 가장 빠른 슈퍼 컴퓨터

2013년 6월 16일 (중앙 유럽 표준시), 독일의 작센 주 라이프 치히에서 슈퍼 컴퓨터에 관한 국제 회의 " International Supercomputing Conference 2013 "(이하 ISC13)가 개최되었다. 이 이벤트에 맞춰 세계적인 슈퍼 컴퓨터 성능 순위인 'TOP500 List'가 업데이트되어 Intel 아키텍처를 채용한 중국 방위 대학교의 슈퍼 컴퓨터 '톈허 2 "(Tianhe-2, 영명 Milky Way 2)가 세계에서 가장 빠른 슈퍼 컴퓨터의 영관을 획득했다. 자신의 제품을 채용한 슈퍼 컴퓨터가 세계 1위를 획득한 Intel은 조속히 보도 자료를 발표하여 HPC (High Performance Computing) 분야에서 Intel 아키텍처의 장점을 어필하고있다. 이번에 I..

Intel Xeon Phi 새로운 폼 팩터 채용 포함 5모델 추가

미국 Intel은 17 일 (독일 시간) Xeon Phi 시리즈에 코어 / 스레드 수를 증강한 고성능 버전 및 저가 버전의 새로운 폼 팩터를 채용한 새로운 라인업을 발표했다. 같은 날짜에 가격표도 추가되었다. Xeon Phi 시리즈는 Many Integrated Core (MIC) 아키텍처의 HPC 전용 보조 프로세서로 현재는 "Xeon Phi 5110P"가 시장에 투입되고 있다. 이번에 발표한 것은 저가 버전의 "Xeon Phi 3100 '시리즈 2모델과 고성능 버전인'Xeon Phi 7100 '시리즈 2모델. 또한 동 5100 시리즈에 새로운 폼팩터를 채용한 1 모델이 추가되어 총 5모델이 새롭게 출시된다. 모두 기존 모델과 마찬가지로 22nm 공정으로 제조되는 'Knights Corner "의 개발..

[분석정보] 2013년에 출시되는 Intel의 새로운 서버용 프로세서

이번에는 9월에 개최된 Intel 개발자 세미나 "IDF (Intel Developer Forum) 2012 '의 자료를 기초로 2013년 서버 프로세서의 로드맵을 해설해 나간다. 2013 년 Ivy Bridge 세대로 전환 Xeon  2012년에 출시된 Sandy Bridge 세대의 Xeon E5 시리즈는 미드 레인지 2소켓 (E​​5-2600 시리즈) 저가형 2소켓 (E​&#..

[분석정보] Intel, HPC 전용 보조 프로세서 Xeon Phi 2013년 1월부터 일반용으로 출시

Knights Conner의 코드 네임으로 알려져왔다 Xeon Phi 코 프로세서 5110P의 다이 미국 Intel은 "Knights Conner"의 개발 코드 네임으로 개발 해왔던 HPC (High Performance Computing)를 위한 보조 프로세서 'Xeon Phi "(파이)를 2013년 1월 28일 (미국 시간) 일반용으로 발매를 시작하는 것을 밝혔다.  HPC 시장은 GPGPU (G..

[분석정보] 메모리 기술 혁신이 컴퓨터 아키텍처의 변혁도 이끈다 Intel의 Rattner CTO가 보는 미래

메모리 기술의 혁신이 이끄는 메모리 아키텍처의 단일화 Justin Rattner (저스틴 래트너) 씨  Intel은 원래는 DRAM 제조 업체이며, 비 휘발성 메모리에 일시적으로 노력해 왔다. 그러나 반도체 메모리는 DRAM도 NAND 플래시도 큰 변혁기를 맞이하고 있다. 미세화의 한계에 도달 차세대 메모리 기술..

[분석정보] IDF 2011 Beijing 기조 강연 리포트 Intel, 2012년에 USB 3.0 대응 칩셋을 투입

Intel 부사장 겸 IA 사업 본부 데이터 센터 사업부 사업 부장 커크 스코겐 씨 기간 : 4 월 12 일 ~ 13 일 (현지 시간) 개최 장소 : 중화인민 공화국 북경시 국가회의중심 Intel Developer Forum 2011 Beijing에서 4 월 13 일 2 일째의 기조 강연이 진행됐다. 이 기조 강연에는 Intel 부사장 겸 IA 사업 본부 데이터 센터 사업부 사업 부장 커크 스코겐 씨가 등장해 IA (Intel Architecture) 프로세서에 대한 방침 등을 설명했다. 스코겐씨는 "2012년의 플랫폼에 USB 3.0 기능을 통합한다"고 말하며, 2012년에 출시 되는 차세대 Core 프로세서용 플랫폼에서 USB 3.0 기능을 칩셋에 통합해 가는 방침을 공식적으로 처음 밝혔다. 또 In..

[분석정보] Intel은 Larrabee 계획과 아키텍처를 어떻게 바꾸나?

Larrabee 아키텍처도 손볼 가능성이 큰 Intel은 데이터 병렬 편중형의 매니 코어 CPU "Larrabee (라라비)"의 계획을 후퇴시켰다. 당초 예정하고 있던 2010년 그래픽 제품으로의 투입은 현재 다시 구상한다. 그러나 Intel이 범용 데이터 병렬 중심형 CPU 아키텍처의 개발을 단념한다 생각되지 않는다. 그곳 밖에 CPU의 활로가 없기 때문이다. 그러면 다시 구상하는 Larrabee 또는 그 후속 아키텍처는 어떻게 되는 것인가? 관건은 효율성이다. 아마 Intel은 현재의 16-way 벡터 엔진 + 일관성 캐쉬의 Larrabee보다 효율이 높은 아키텍처로 향하는 것이다. 하나 예상되는 것은 벡터의 입도를 높여 명령당 병렬 처리를 많이한다. 즉, MIMD (Multiple Instructi..

[분석정보] 다시 처음부터 시작된 라라비 무엇이 문제였나?

Intel Larrabee 제품 계획을 다시 처음부터 Intel은 "Larrabee (라라비)"를 그래픽스 제품으로 투입하는 것을 포기했다. 왜? Intel은 Larrabee 제품 계획을 크게 바꿨다. 그래픽 용도는 45nm 공정의 Larrabee도 그리고 아마도 32nm 프로세스의 Larrabee 2로 불리고 있던 제품도 나오는 일은 없을 것 같다. HPC (High Performance Computing) 등 일부 고객은 Larrabee를 제공​​하지만, 볼륨이 나오는 그래픽용으로 발매를 Intel은 포기한 것 같다. 아키텍처를 변경한 Larrabee 3의 동향은 아직 보이지 않지만, 사실상 Larrabee 전략을 다시 처음부터라 말해도 좋다. 이 변화는 무엇을 의미하는 것인가. 무엇이 바뀌는지, 그..

[분석정보] 인텔의 스칼라 CPU + 라라비의 이기종 CPU 비전

이기종으로 향하는 Intel Justin R. Rattner 씨 Intel은 데이터 병렬 중시 형의 IA (x86) 매니 코어 CPU "Larrabee (라라비)"를 어떻게 CPU에 통합해 나갈 것인가. 그 방향성이 보여왔다. Intel의 CTO 인 Justin R. Rattner (저스틴 R · 래트너) 씨 (Senior Fellow, Vice President, Director of Intel Labs, Intel Chief Technology Officer, Intel)가 올해 (2009년) 10 월 기자 회견에서 Larrabee 형 아키텍처를 통합한 미래 CPU의 비전을 제시했기 때문이다. Rattner 씨의 비전은 주요 대형 CPU 코어는 8-way의 SIMD 유닛을 구현, 거기에 작은 Larr..