라라비 30

[분석정보] 실행 모델을 변경한 Skylake의 GPU 코어, 보다 일반적인 GPU 컴퓨팅으로 향한 설계

거대화 되는 Intel의 GPU 코어 Intel은 "Skylake"에서 CPU 코어를 확장했다. Skylake의 다이를, 동일한 14nm 공정의 "Broadwell"과 비교하면, CPU 코어 자체의 크기는 Skylake에서 상당히 커지고 있는 것을 충분히 알 수 있다. 그러나 Skylake 세대에서도, CPU의 다이상에 큰 면적을 갖는 것은 GPU 코어다. 왼쪽은 4 + 2 (4 CPU 코어 + GT2 GPU 코어)의 Skylake 다이. 오른쪽은 2 + 2 (2 CPU 코어 + GT2 GPU 코어)의 Broadwell 다이 Intel도 AMD도 현재는 GPU 코어를 강화하는 길을 돌진하고 있다. Skylake 세대는 72 EU (execution unit) / 576 개의 적화산 유닛을 갖춘 거대한 G..

[분석정보] 20년 후인 지금도 곳곳에서 살아남은 펜티엄 아키텍처

Intel CPU의 역사를 새로 쓴 Pentium Intel의 "Pentium (P5)"'프로세서가 등장으로부터 올해(2014년)로 20 주년이 된다. 정식 발표된 것은 1993년으로, 보급판이 등장한 것은 1994년이다. Pentium은 발표 당시 CPU 업계에 큰 충격을 주었다. 기술의 흐름을 바꿨기 때문이다. Intel에 있어서 전환점이 되었을뿐만 아니라, CPU의 역​​사를 새로 썼다고 말해도 좋다. (펜티엄 20주년 기념판이 K모델처럼 배수락이 해제된 하스웰 펜티엄 G3258) 초대 Pentium (P5)의 다이 그 당시는 Intel의 x86으로 대표되는 "CISC (Complex Instruction Set Computer : 복잡 명령 세트 컴퓨터)"계의 명령 세트 아키텍처 (ISA : In..

[분석정보] 매니코어 프로세서로 손바닥 슈퍼 컴퓨터를 실현

빅 데이터를 바꾼다! 제온 파이 탑재 서버의 가능성 최대 520 쓰레드를 1U 실현하는 빅 데이터 서버 전회 설명한 것은 "더 큰 용량, 더 빨리"요구 사항을 충족하는 데이터 센터의 중요성이다. (전회 설명이 이런 변화의 흐름에 대해서 약간 설명한거라.. 크게 뭔가?? 는 없습니다.) 스마트 장치와 소셜 미디어의 보급 클라우드에 데이터 집약화, 다양한 데이터를 비즈니스에 적극적으로 활용하는 빅 데이터의 부상 등 현재 일어나고 있는 모든 트렌드가 데이터 양의 폭발적인 증가를 유발하고 있다. 또한 데이터가 방대하게 되어 가는 것은 데이터 용량뿐만 아니라, 자연스래 처리 능력이 필요하다는 것이다. 즉, 앞으로의 데이터 센터는 지금까지에 비해 현격한 차이의 용량과 처리 능력을 가진 "하이퍼 스케일 확장성"이 필..

[분석정보] 인텔 슈퍼컴퓨터용 가속기 Xeon Phi 5110P 발표

Xeon Phi 5110P. 지난 6월 Intel은 최초의 Xeon Phi인 "50기 이상의 x86 코어와 용량 8GB의 GDDR5 메모리가 결합된 '이라는 대략적인 정보와 Xeon Phi에 통합된 x​​86 코어 기술 개요 밖에 밝히지 않았지만, 드디어 전모가 밝혀졌다 2013 년 1 월 23 일 이후 국내외 대기업에서 Xeon Phi 5110P 탑재 서버 및..

[아키텍처] IDF 2012에서 주목한 한가지, 매니 코어 "Knights Corner"

IDF에서도 세션이 진행되는 Knights Corner  Intel 개발자 컨퍼런스 "Intel Developer Forum (IDF) '가 11일 (현지 시간)부터 미국 샌프란시스코에서 시작된다. 프로세서 측면에서, 이번 IDF는 완전히 새로운 마이크로 아키텍처 "Haswell (하스웰)"에 대한 설명이 진행되는 등 화제가 많다. 그리고 Intel의 HPC (High Performance Computing)을 위한 매니 코어 "Xeon Phi (Knights Corner : 나이츠 코너)"에 대해서도 프로그래밍 세션이 다 설치되어 있다. 프로그래밍 측면에 미치는 Knights Corner 충격이 크기 때문에(Haswell도 트랜잭션 메모리가)에서 Knights도 IDF의 중요 항목의 하나가 되고 있다...

[분석정보] IDF 2011 Beijing 기조 강연 리포트 Intel, 2012년에 USB 3.0 대응 칩셋을 투입

Intel 부사장 겸 IA 사업 본부 데이터 센터 사업부 사업 부장 커크 스코겐 씨 기간 : 4 월 12 일 ~ 13 일 (현지 시간) 개최 장소 : 중화인민 공화국 북경시 국가회의중심 Intel Developer Forum 2011 Beijing에서 4 월 13 일 2 일째의 기조 강연이 진행됐다. 이 기조 강연에는 Intel 부사장 겸 IA 사업 본부 데이터 센터 사업부 사업 부장 커크 스코겐 씨가 등장해 IA (Intel Architecture) 프로세서에 대한 방침 등을 설명했다. 스코겐씨는 "2012년의 플랫폼에 USB 3.0 기능을 통합한다"고 말하며, 2012년에 출시 되는 차세대 Core 프로세서용 플랫폼에서 USB 3.0 기능을 칩셋에 통합해 가는 방침을 공식적으로 처음 밝혔다. 또 In..

[분석정보] Intel 래트너 CTO에게 듣는 Atom 탄생 비화

Intel 저스틴 래트너 부사장 겸 수석 연구원 IDF 이틀째인 9월 14일, Intel CTO (최고 기술 책임자) 저스틴 래트너 부사장 겸 수석 연구원에게 인터뷰 할 기회가 있었다. Intel의 연구 · 개발 부문을 총괄하는 래트너 CTO는 다음날 IDF 마지막 날 기조 연설을 행하는 바쁜 일정을 앞두고, 시간을 내어 주셨다. 일정 관계상 이번 기조 연설에 대한 질문을 하는 것은 할 수 없었다 (본고 집필 시점에서는 아직 기조 강연이 이루어지지 않은)때문에 예전부터 생각하고 있던 것을 몇 가지 물어 보았다. 먼저 물어보고 싶었던 것은, Intel R & D의 방향에 변화가 있을 것인가? 라는 것이다. 현재 Intel의 폴 오텔리니 CEO는 Intel의 역사상 최초의 박사 학위가 없는, 말하자면 비 기..

[분석정보] Larrabee를 2014년 메인 CPU로 통합까지 Intel의 전략

제 2세대 Larrabee 2는 아직 어중간한 채 Intel의 데이터 병렬 중시형인 매니코어 CPU "Larrabee (라라비)"의 상황이 부분적으로 보였다. 본래의 계획은 개별 칩으로의 Larrabee 계획은 다음과 같았다. 2010년에 Larrabee를 제품으로 출하, 그 후 약 1년이나 1년 조금 기간에 새로운 칩을 투입해 간다. 연이..

[분석정보] Intel은 Larrabee 계획과 아키텍처를 어떻게 바꾸나?

Larrabee 아키텍처도 손볼 가능성이 큰 Intel은 데이터 병렬 편중형의 매니 코어 CPU "Larrabee (라라비)"의 계획을 후퇴시켰다. 당초 예정하고 있던 2010년 그래픽 제품으로의 투입은 현재 다시 구상한다. 그러나 Intel이 범용 데이터 병렬 중심형 CPU 아키텍처의 개발을 단념한다 생각되지 않는다. 그곳 밖에 CPU의 활로가 없기 때문이다. 그러면 다시 구상하는 Larrabee 또는 그 후속 아키텍처는 어떻게 되는 것인가? 관건은 효율성이다. 아마 Intel은 현재의 16-way 벡터 엔진 + 일관성 캐쉬의 Larrabee보다 효율이 높은 아키텍처로 향하는 것이다. 하나 예상되는 것은 벡터의 입도를 높여 명령당 병렬 처리를 많이한다. 즉, MIMD (Multiple Instructi..

[분석정보] 다시 처음부터 시작된 라라비 무엇이 문제였나?

Intel Larrabee 제품 계획을 다시 처음부터 Intel은 "Larrabee (라라비)"를 그래픽스 제품으로 투입하는 것을 포기했다. 왜? Intel은 Larrabee 제품 계획을 크게 바꿨다. 그래픽 용도는 45nm 공정의 Larrabee도 그리고 아마도 32nm 프로세스의 Larrabee 2로 불리고 있던 제품도 나오는 일은 없을 것 같다. HPC (High Performance Computing) 등 일부 고객은 Larrabee를 제공​​하지만, 볼륨이 나오는 그래픽용으로 발매를 Intel은 포기한 것 같다. 아키텍처를 변경한 Larrabee 3의 동향은 아직 보이지 않지만, 사실상 Larrabee 전략을 다시 처음부터라 말해도 좋다. 이 변화는 무엇을 의미하는 것인가. 무엇이 바뀌는지, 그..

[분석정보] 라라비 (Larrabee)의 비장의 카드 공유 가상 메모리

프로그래밍을 용이하게 하는 메모리 통합 Intel이 일부 고객에게 테스트용으로 제공한 최초의 세대 Larrabee는 개별 코프로세서로 PCI Express 카드로 되어 있었다. 제품도 PCI Express 기반이 될 예정이다. 이것은 CPU와 Larrabee로 메모리가 분단되어 있는 것을 의미한다. 이러한 메모리 모델은 프로그래밍에 큰 장벽이 된다. 그래서 Intel은 "공유 가상 메모리 (Shared Virtual Memory) '기술에 의해 문제를 해결하고자 한다. Intel은 SVM에는 실적이있어, Larrabee 개발을 추진하는 옆에서 이 기술을 Larrabee에 응용하는 연구도 해왔다. 이것은 CPU에 Larrabee 등 데이터 병렬 코어를 통합할 때까지의 사이에 다리가 된다. Justin R...

[분석정보] 인텔의 스칼라 CPU + 라라비의 이기종 CPU 비전

이기종으로 향하는 Intel Justin R. Rattner 씨 Intel은 데이터 병렬 중시 형의 IA (x86) 매니 코어 CPU "Larrabee (라라비)"를 어떻게 CPU에 통합해 나갈 것인가. 그 방향성이 보여왔다. Intel의 CTO 인 Justin R. Rattner (저스틴 R · 래트너) 씨 (Senior Fellow, Vice President, Director of Intel Labs, Intel Chief Technology Officer, Intel)가 올해 (2009년) 10 월 기자 회견에서 Larrabee 형 아키텍처를 통합한 미래 CPU의 비전을 제시했기 때문이다. Rattner 씨의 비전은 주요 대형 CPU 코어는 8-way의 SIMD 유닛을 구현, 거기에 작은 Larr..

[분석정보] Larrabee는 SIMD와 MIMD의 균형 - Intel CTO가 말한다.

Intel의 슈퍼컴퓨터 전문가였던 Rattner 씨 Justin R. Rattner 씨 Intel의 매니 코어 프로세서 "Larrabee (라라비)"는 올해 (2009 년) 9월 Intel Developer Forum (IDF)에서도 제품의 모습이 보이지 않는 상태였다. 그러나 Intel은 서서히 Larrabee의 모습과 그 방향성을 제시하고 있다. Intel의 CTO를 맡은 Justin R. Rattner (저스틴 R · 래트너) 씨 (Senior Fellow, Vice President, Director of Intel Labs, Intel Chief Technology Officer, Intel)는 IDF와 10월 기자 회견에서 Larrabee에 대해 말했다 . Rattner 씨는 Intel의 CT..

[분석정보] 인텔 GDC에서 라라비 명령 세트의 개요를 공개

Larrabee 신명령의 정보만 공개 Intel은 게임 개발자 컨퍼런스 "GDC (Game Developers Conference)" 기술 세션에서 새로운 아키텍처의 높은 스루풋 매니코어 CPU "Larrabee (라라비)" 의 명령어 세트의 개요를 밝혔다. Larrabee는 16 ~ 24개 (2세대째)의 CPU 코어를 탑재한다 말하는 x86계 매니코어 CPU다. CPU 코어는 Pentium (P54C) 상당의 In-Order 실행 2 명령 발행 파이프 라인에서 각각의 CPU 코어에 16-wide 벡터 유닛을 탑재한다. CPU로서 프로그램 할 수 있지만, GPU와 같은 수준의 그래픽 처리도 할 수 있는, 즉, CPU와 GPU를 겸할 수 있는 점이 Larrabee의 큰 특징이다. GDC에서는 x86 명령 ..