벤치리뷰·뉴스·정보 1110

[고전 2001/03/01] Intel이나 DRAM 벤더가 RDRAM시스템의 저비용화 안을 발표-"2-Channel RIMM"이 등장

듀얼 채널 RDRAM 시스템의 비용 절감이 관건 한바퀴 돌아 RDRAM 노선으로 돌아온 Pentium 4 플랫폼의 최대 과제는 듀얼 채널 RDRAM 시스템의 비용 절감이다. 이것을 SDRAM 시스템과 큰 차이가 없는 곳까지 축소하지 못하면, Intel이 말하는것 처럼 메인 스트림 PC를 전부 RDRAM으로 바꾸는 로드맵의 실..

[고전 2001/03/01] Brookdale, Almador 등의 메카니컬 샘플, Foster 탑재 시스템 등이 전시

Intel Developer Forum Conference Spring 2001 전시장 보고서 기간 : 2 월 26 ~ 3월 1일 장소 : San Jose Convention Center 산호세에서 개최중인 Intel Developer Forum Conference Spring 2001에서 기술자를 위한 설명회 트랙 외에, Demo Showcase라는 전시회가 동시에 개최되고 있다. 이 Demo Showcase는 Brookdale과 Almador 등 Intel의 미..

[고전 2001/02/28] 크레이그 배럿 기조 강연 인터넷 추진 엔진으로 디지털 월드는 발전을 계속

Intel Developer Forum Conference Spring '01 Intel 사장 겸 CEO 크레이그 배럿 기간 : 2월 27일 (현지 시간) 장소 : San Jose Civic Auditrium Intel 사장 겸 CEO인 크레이그 배럿은 캘리포니아 산호세에서 개최중인 Intel Developer Forum Conference Spring '01 에서 강연을 하고, PC 등으로 대표되는 디지털 기기에 의한 디지털 ..

[고전 2001/02/28] 130nm 모바일 Pentium III 탑재 노트북을 첫 공개

Intel Developer Forum Conference Spring 2001 폴 오텔리니 기조 연설 Intel Intel Architecture Group 수석 부사장 폴 오텔리니 기간 : 2월 27일 (현지 시간) 장소 : San Jose Civic Auditorium Intel 수석 부사장인 폴 오텔리니는 미국 캘리포니아 산호세에서 개최중인 Intel Developer Forum Conference Spring 2001에서 강연을 하고, 회사의 CPU 2001년에 대한 전략을 밝혔다. 이 가운데 그는, IA-32의 데스크톱, 모바일, IA-64의 차세대 등 언급하고, 제조 공정이 0.13μm (130nm)가 되는 모바일 Pentium III 등에 관해 선보였다. Brookdale-DDR의 존재를 ..

[고전 2001/02/28] intel이 RDRAM 노선으로 단번에 되돌려-엘피다, 삼성,도시바 RDRAM 증산 계획 발표

DDR SDRAM에는 물음표가 붙다 Intel의 메모리 전략의 설명을 한 Peter MacWilliams 씨 (Intel Architecture Labs, Intel Fellow) Intel이 RDRAM 노선으로 크게 되돌렸다. 2월 26일부터 미국 산호세에서 개최되고 있는 Intel 개발자 컨퍼런스 "Intel Developer Forum (IDF)"의 메모리 세션에서의 설명은 데스크탑 PC에서의 DDR SD..

[고전 2001/02/27] Northwood? Intel이 478핀 새 패키지를 처음 공개

Intel Developer Forum Conference Spring '01 보고서 기간 : 2 월 26 ~ 3 월 1 일 장소 : San Jose Convention Center Intel이 개발자에게 개최하는 컨퍼런스 Intel Developer Forum Conference Spring '01 (이하 IDF)이 "Expanding the Power of the Net" 을 주제로 2월 26일 ~ 3월 1일까지 4일간 에 걸쳐, Intel의 본거지에서 가까운 미국 캘리포니아주 산호세 San Jose Convention Center에서 개최된다. 개막일인 오늘은 미국 이외의 언론을 모아 International Press Briefing, 전시회에서 Demo Show Case 등이 개최되고 있다. 본..

[고전 2001.02.27] Intel 차세대 IA-64프로세서 McKinley 시스템을 전시

McKinley의 1U 서버 모델이 등장 McKinley (매킨리)의 1U 서버 시스템. 앞의 큰 방열판 2 개가 McKinley의 CPU 모듈. 왼쪽에 보이는 것이 거대한 냉각 팬과 덕트. 푸른 덕트가 McKinley를, 빨간 덕트가 I / O 보드 아래에 숨어있는 메모리 컨트롤러 칩군 (4칩)을 냉각한다. Intel의 차세대 IA-64 프로세서 "McKinl..

[고전 2001.02.08] 서버용 CPU는 멀티 CPU 온 다이, PC용은 통합화? Intel 겔싱어 CTO ISSCC강연

CMP는 가장 쉬운 솔루션 CPU를 어떻게 전력 소비 측면에서 볼 때 효율적인 아키텍처로 하는가? 지난 칼럼에서는 Intel의 팻 겔싱어 부사장겸 CTO (Intel Architecture Group)가 "ISSCC (International Solid-State Circuits Conference 2001) 2001"에서 보여준 해결책 중 멀티 쓰레딩에 대해 보고 했다. 그러면 그 이외의 ..

[고전 2001.02.08] Intel은 멀티 쓰레드 CPU로 향한다. Intel 겔싱어 CTO ISSCC강연

폴락의 법칙을 깨기 위해 먼저 어제의 칼럼 에서 이상한 점이 있었다. 폴락 씨의 법칙의 표에서 단위가 "mm"가 "제곱 mm"로 되어 있었다. 이것은 원래 원고는 mm 였지만, 편집부가 단위의 표기를 통일했을 때의 실수이다. Web에서 기사를 정정했지만 다시 한번 폴락의 법칙 표를 게재하면 다음..

[고전 2001.02.07] 인텔 폴락의 법칙이 등장 Intel 겔싱어 CTO의 ISSCC 강연

마이크로 아키텍처의 비 효율성을 나타내는 폴락의 법칙 "폴락의 법칙" 에 따르면, 프로세서의 다이 사이즈 (반도체 본체의 면적)을 2 ~ 3 배로 늘려도 성능은 1.5 ~ 1.7 배 밖에 오르지 않는다. Intel에서 새로운 법칙이 등장했다. 무어의 법칙을 이어 새로운 프로세서의 법칙이다. 2월 5일부터 미국 샌프란시스코에서 개최된 반도체 학회 "2001 ISSCC (IEEE 국제 고체 회로 회의)"의 키 노트 스피치에서 Intel의 팻 겔싱어 부사장 겸 CTO (Intel Architecture Group)가 새로운 법칙을 설명했다. 겔싱어 씨에 따르면,이 법칙은 Intel Microprocessor ​​Research Labs (MRL)의 프레드 폴락 (Fred Pollack) 디렉터 겸 Intel ..

[고전 2001.02.06] 2010년 CPU 전력은 600W?

-Intel CPU의 T소비 전력을 낮추는 방향을 명확히- ISSCC에서 겔싱어의 프리젠테이션 이제는 전력(열)과의 싸움이 된다. Intel은 이렇게 선언했다. 2월 5일부터 미국 샌프란시스코에서 개최 된 반도체 학회 "2001 ISSCC (IEEE 국제 고체 회로 회의)"의 기조 연설에서, Intel의 팻 겔싱어 부사장 겸 CTO (Intel Architecture Group)는 향후 Intel CPU의 큰 방향을 제시했다. 그 속에서 앞으로 전력 소모가 가장 큰 도전이 될 것 이라고 지적하고 성능 당 소비 전력을 낮추는 아키텍처를 Intel이 추진함을 분명히 말했다. 즉 향후 Intel 프로세서 아키텍처는 지금 까지와는 바뀐다. 소비 전력의 상승을 상관없이 성능을 추구하는 것이 아니라, 전력을 억제하..

[고전 2001.01.17] 10GHz CPU를 실현하는 Intel 0.03μm 트랜지스터 기술

Intel 10GHz CPU를 실현하는 기술을 발표 Intel의 계획은 2010 년에 20GHz의 CPU가 실현된다고 한다. 2000 년 12 월, Intel은 그 목표의 이정표가 되는 10GHz CPU를위한 공정 기술을 미국 샌프란시스코에서 개최 된 "2000 IEEE International Electron Devices Meeting (2000 IEDM) '에서 발표했다. 여기에서 Intel이 발표 한 것은, 게이트 길이가 0.​​03μm이라는 작은 트랜지스터 실제로 실험실 수준에서 트랜지스터의 형성에 성공했다. Intel이 트랜지스터를 2005 년에 도입 0.07μm (기술 노드)의 공정 기술에 사용한다. Intel은 현재 0.13μm의 "P860" 공정의 양산 개시에 한창이다. 다음 0.10μm..

[고전 2001.01.11] Intel의 0.13μm 공정 P860/P1260에서 CPU는 어떻게 바뀌나

2001 년의 CPU 레이스 초점은 0.13μm(130나노) 2001 년은 0.13μm의 해다. Intel도 IBM(Crusoe을 제조)도 TSMC(CyrixIII을 제조)도 0.13μm 제품 양산에 들어 간다고 발표하고, 올해 상반기 부터 중반에 걸쳐, 0.13μm의 설계 규칙의 공정으로 제조 된 CPU가 잇따라 등장하게 될 전망이다. 올해는 0.13μm가 CPU 경주의 초점이 될 것은 틀림 없다. 0.13μm 프로세스는 특히 Intel에게 중요하다.그것은 0.13μm를 라이벌 AMD의 공세를 꺽을 반전의 비장의 카드로 생각하고 있기 때문이다. Intel은 2001 년 중반에 Pentium III의 0.13μm 판 "Tualatin (투알라틴)"의 양산을 예정하고 있다.또한 4분기에는 Pentium 4..

[고전 2000.08.28] 휴대전화에 1GHz 프로세서가 들어간다? Intel의 새로운 CPU XScale 아키텍처

Intel이 IDF에서 또 하나의 1GHz 프로세서를 데모 론 스미스 부사장 겸 제너럴 매니저 휴대 전화에 1GHz의 프로세서가 들어간다! 그것도 소비 전력은 최소로 불과 0.01W! 모두 자리수를 틀린 것이 아니다. Intel은 하나의 CPU에서 1GHz 및 0.01W, 즉 최강 랭크의 성능과 최저 등급의 전력을 모두 달성 할 수 있고 휴대폰에 들어가는 CPU 아키텍처를 발표한 것이다. "Intel Developer Forum (IDF)" (8월 22 ~ 24일 미국 산호세)에서 Intel은 "또 하나의 1GHz "프로세서 아키텍처를 시현했다. "XScale 아키텍처"지금까지 StrongARM 2라고 했는데, Intel의 내장용(임베디드) 차세대 CPU의 데모다. 론 스미스 부사장 겸 제너럴 매니저 (..